Sitzung: Jeden Freitag in der Vorlesungszeit ab 16 Uhr c. t. im MAR 0.005. In der vorlesungsfreien Zeit unregelmäßig (Jemensch da?). Macht mit!

TechGI 1 Gedächtnisprotokoll WS0607: Unterschied zwischen den Versionen

(persönlicher kommentar -> gedächtnisprotokoll)
 
 
(Eine dazwischenliegende Version von einem anderen Benutzer wird nicht angezeigt)
Zeile 9: Zeile 9:
  
 
'''3. Aufgabe:'''  
 
'''3. Aufgabe:'''  
* (ist mir entfallen :), wer sie weiß bitte bearbeiten)<br>
+
* a) Eine gegebene Funktion nach Shannon entwickeln und
 +
* b) die entwickelte Funktion mittels Multiplexer darstellen.
  
 
'''4. Aufgabe:''' Ein VHDL-Code war gegeben. Man sollte  
 
'''4. Aufgabe:''' Ein VHDL-Code war gegeben. Man sollte  
Zeile 24: Zeile 25:
 
'''7. Aufgabe:'''
 
'''7. Aufgabe:'''
 
* Leider war die Aufgabenstellung sehr lang. Grob: Moore-Automat Zustandsdiagramm erstellen; Zustandstabelle, in ein KV-Diagramm eintragen, minimieren, als Schaltung realisieren.
 
* Leider war die Aufgabenstellung sehr lang. Grob: Moore-Automat Zustandsdiagramm erstellen; Zustandstabelle, in ein KV-Diagramm eintragen, minimieren, als Schaltung realisieren.
 +
 +
 +
------
 +
[[TechGI 1 (Bachelor) | zurück zu TechGI 1]]

Aktuelle Version vom 26. Februar 2007, 22:27 Uhr

1. Aufgabe:

  • a) Gegebene Funktion umformen, so dass man sie NUR mit NAND-Gattern realisieren kann.
    Die NAND-Gatter stehen mit variablen Eingängen zur Verfügung.
  • b) Gegebene Funktion umformen, so dass man sie NUR mit NOR-Gattern realisieren kann.
    Die NOR-Gatter stehen mit variablen Eingängen zur Verfügung.

2. Aufgabe:

  • a) Primimplikanten bestimmen nach dem Verfahren von Quine/McCluskey.
  • b) Überprüfen, ob man die Primimplikanten weiter vereinfachen kann.

Aus dem gegeben Methoden ein geeignetes Auswählen: Spaltendominanz, Zeilendominanz...

3. Aufgabe:

  • a) Eine gegebene Funktion nach Shannon entwickeln und
  • b) die entwickelte Funktion mittels Multiplexer darstellen.

4. Aufgabe: Ein VHDL-Code war gegeben. Man sollte

  • a) Schaltnetz daraus ableiten
  • b) Was für eine Aufgabe erfüllt sie?

5. Aufgabe:

  • Zwei logische Funktionen sind gegeben. Sie sollen gemeinsam in einer PLA-Struktur realisiert werden, ggf. vereinfachen. (PLA war mit 8 Zeilen gegeben)

6. Aufgabe:

  • Eine Schaltung war gegeben. Es waren NAND/NOR-Gatter und ein XOR-Gatter realisiert.

Man sollte Signalverläufe zeichnen.

7. Aufgabe:

  • Leider war die Aufgabenstellung sehr lang. Grob: Moore-Automat Zustandsdiagramm erstellen; Zustandstabelle, in ein KV-Diagramm eintragen, minimieren, als Schaltung realisieren.



zurück zu TechGI 1